Tekninen dokumentti
Tekniset tiedot
Merkki
NexperiaPackage Type
SOIC
Logic Function
Shift Register
Number of Stages
8
Logic Family
HC
Mounting Type
Surface Mount
Operation Mode
Serial to Serial, Parallel
Number Of Elements
1
Pin Count
16
Minimum Operating Supply Voltage
2 V
Maximum Operating Supply Voltage
6 V
Dimensions
10 x 4 x 1.45mm
Minimum Operating Temperature
-40 °C
Triggering Type
Positive Edge
Reset Type
Asynchronous
Maximum Operating Temperature
125 °C
Direction Type
Uni-Directional
Tuotetiedot
74HC Family Counters & Shift Registers, Nexperia
A range of 74HC Family CMOS Logic Counters and Shift Registers from NXP. The 74HC Family use silicon gate CMOS technology to achieve operating speeds similar to the LSTTL family but with the low power consumption of standard CMOS integrated circuits.
74HC Family
Varastotiedot eivät ole tilapäisesti saatavilla.
Tarkista myöhemmin uudelleen.
€ 0,623
kpl (toimitus kelassa) (ilman ALV)
€ 0,773
kpl (toimitus kelassa) (Sis ALV:n)
10
€ 0,623
kpl (toimitus kelassa) (ilman ALV)
€ 0,773
kpl (toimitus kelassa) (Sis ALV:n)
10
Ideoi. Luo. Tee yhteistyötä
LIITY ILMAISEKSI
Ei piilokuluja!
- Lataa ja käytä DesignSpark-ohjelmistoamme piirilevyjen ja 3D-mekaniikan suunnitteluun.
- Selaa ja osallistu nettisivujen sisältöön ja keskusteluihin.
- Lataa 3D-malleja, piirustuksia ja pohjakuvia yli miljoonasta tuotteesta.
Tekninen dokumentti
Tekniset tiedot
Merkki
NexperiaPackage Type
SOIC
Logic Function
Shift Register
Number of Stages
8
Logic Family
HC
Mounting Type
Surface Mount
Operation Mode
Serial to Serial, Parallel
Number Of Elements
1
Pin Count
16
Minimum Operating Supply Voltage
2 V
Maximum Operating Supply Voltage
6 V
Dimensions
10 x 4 x 1.45mm
Minimum Operating Temperature
-40 °C
Triggering Type
Positive Edge
Reset Type
Asynchronous
Maximum Operating Temperature
125 °C
Direction Type
Uni-Directional
Tuotetiedot
74HC Family Counters & Shift Registers, Nexperia
A range of 74HC Family CMOS Logic Counters and Shift Registers from NXP. The 74HC Family use silicon gate CMOS technology to achieve operating speeds similar to the LSTTL family but with the low power consumption of standard CMOS integrated circuits.