onsemi 8.5ns CML, LVDS, LVPECL Delay Line, 24-Pin QFN

RS tilauskoodi: 802-2042PTuotemerkki: onsemiValmistajan osanumero.: NB6L295MMNG
brand-logo

Tekninen dokumentti

Tekniset tiedot

Merkki

onsemi

Logic Function

Delay Line

Input Signal Type

CML, LVDS, LVPECL

Output Logic Level

LVPECL, LVCMOS, LVTTL

Mounting Type

Surface Mount

Package Type

QFN

Pin Count

24

Total Number of Taps

256

Dimensions

4 x 4 x 0.95mm

Absolute Increment

0.01ns

Delay to First Tap

3.14ns

Maximum Operating Supply Voltage

3.6 V

Maximum Delay Time

8.5ns

Number of Independent Delay Inputs

2

Maximum Operating Temperature

+85 °C

Minimum Operating Temperature

-40 °C

Minimum Operating Supply Voltage

2.375 V

Tuotetiedot

Delay Lines, On Semiconductor

Ideoi. Luo. Tee yhteistyötä

LIITY ILMAISEKSI

Ei piilokuluja!

design-spark
design-spark
  • Lataa ja käytä DesignSpark-ohjelmistoamme piirilevyjen ja 3D-mekaniikan suunnitteluun.
  • Selaa ja osallistu nettisivujen sisältöön ja keskusteluihin.
  • Lataa 3D-malleja, piirustuksia ja pohjakuvia yli miljoonasta tuotteesta.
Klikkaa tästä saadaksesi lisätietoja

Varastotiedot eivät ole tilapäisesti saatavilla.

Tarkista myöhemmin uudelleen.

Varastotiedot eivät ole tilapäisesti saatavilla.

€ 26,20

kpl (toimitus putkessa) (ilman ALV)

€ 32,88

kpl (toimitus putkessa) (Sis ALV:n)

onsemi 8.5ns CML, LVDS, LVPECL Delay Line, 24-Pin QFN
Valitse pakkaustyyppi

€ 26,20

kpl (toimitus putkessa) (ilman ALV)

€ 32,88

kpl (toimitus putkessa) (Sis ALV:n)

onsemi 8.5ns CML, LVDS, LVPECL Delay Line, 24-Pin QFN
Varastotiedot eivät ole tilapäisesti saatavilla.
Valitse pakkaustyyppi

Ideoi. Luo. Tee yhteistyötä

LIITY ILMAISEKSI

Ei piilokuluja!

design-spark
design-spark
  • Lataa ja käytä DesignSpark-ohjelmistoamme piirilevyjen ja 3D-mekaniikan suunnitteluun.
  • Selaa ja osallistu nettisivujen sisältöön ja keskusteluihin.
  • Lataa 3D-malleja, piirustuksia ja pohjakuvia yli miljoonasta tuotteesta.
Klikkaa tästä saadaksesi lisätietoja

Tekninen dokumentti

Tekniset tiedot

Merkki

onsemi

Logic Function

Delay Line

Input Signal Type

CML, LVDS, LVPECL

Output Logic Level

LVPECL, LVCMOS, LVTTL

Mounting Type

Surface Mount

Package Type

QFN

Pin Count

24

Total Number of Taps

256

Dimensions

4 x 4 x 0.95mm

Absolute Increment

0.01ns

Delay to First Tap

3.14ns

Maximum Operating Supply Voltage

3.6 V

Maximum Delay Time

8.5ns

Number of Independent Delay Inputs

2

Maximum Operating Temperature

+85 °C

Minimum Operating Temperature

-40 °C

Minimum Operating Supply Voltage

2.375 V

Tuotetiedot

Delay Lines, On Semiconductor

Ideoi. Luo. Tee yhteistyötä

LIITY ILMAISEKSI

Ei piilokuluja!

design-spark
design-spark
  • Lataa ja käytä DesignSpark-ohjelmistoamme piirilevyjen ja 3D-mekaniikan suunnitteluun.
  • Selaa ja osallistu nettisivujen sisältöön ja keskusteluihin.
  • Lataa 3D-malleja, piirustuksia ja pohjakuvia yli miljoonasta tuotteesta.
Klikkaa tästä saadaksesi lisätietoja